Superiletken Salt Okunur Bellek Hücresi Geliştirilmesi

6 3

Proje Grubu: EEEAG Sayfa Sayısı: 30 Proje No: 119E369 Proje Bitiş Tarihi: 15.12.2020 Metin Dili: Türkçe İndeks Tarihi: 06-01-2022

Superiletken Salt Okunur Bellek Hücresi Geliştirilmesi

Öz:
Bu çalışmada tek bitlik bir süperiletken ROM hücresi geliştirilmesi hedeflenmiştir ve aşağıdaki sorulara cevap aranmıştır: i) Önerilen ve simülasyon ile çalışabilirliği öngörülen ROM hücre yapısı başarı ölçütlerinde açıklanan parametrelerle de deneysel olarak da gerçeklenebilecek midir?, ii) Tasarımda kullanılan modülatör ekleminin kritik akım seviyesi en düşük ne kadar kutuplama akımına indirilebilir?, iii) Adreslenebilir ROM yapabilmek için ne gibi çevre modüllerin eklenmesi gerekecektir? Tek bitlik ROM hücresi yaklaşık 50 uA kutuplama akımı ile çalıştırılabilmiş, ve daha sonra bu ROM hücresinin ölçeklenebilmesi için çevresine satır ve sütün okuma devreleri eklenmiştir. Son olarak, devre 3X3 matris yapısına dönüştürülerek ölçeklenebilirliği test edilmiştir.
Anahtar Kelime: rom salt okunur bellek süperiletkenler tek akı kuantumu devreler

Konular: Mühendislik, Elektrik ve Elektronik
Erişim Türü: Erişime Açık
  • Askerzade, Iman, Ali Bozbey, and Mehmet Canturk. 2017. Modern Aspects of Josephson Dynamics and Superconductivity. Springer. http://www.springer.com/la/book/9783319484327.
  • Bozbey, A., S. Miyajima, H. Akaike, and A. Fujimaki. 2009. “Single-Flux-Quantum Circuit Based Readout System for Detector Arrays by Using Time to Digital Conversion.” Applied Superconductivity, IEEE Transactions On 19 (3): 509–13.
  • Bunyk, P., M. Leung, J. Spargo, and M. Dorojevets. 2003. “Flux-1 RSFQ Microprocessor: Physical Design and Test Results.” Applied Superconductivity, IEEE Transactions On 13 (2): 433–36. https://doi.org/10.1109/TASC.2003.813890.
  • Burnett, Randall M., and Quentin P. Herr. 2018. Superconducting gate memory circuit. United States US20180114568A1, filed September 25, 2017, and issued April 26, 2018. https://patents.google.com/patent/US20180114568A1/en?oq=US2018114568.
  • Dorojevets, M. 2010. “Current Status and Recent Developments in RSFQ Processor Design.” Future Trends in Microelectronics: From Nanophotonics to Sensors to Energy, 229.
  • Dorojevets, M., C.L. Ayala, N. Yoshikawa, and A. Fujimaki. 2013a. “8-Bit Asynchronous Sparse-Tree Superconductor RSFQ Arithmetic-Logic Unit With a Rich Set of Operations.” IEEE Transactions on Applied Superconductivity 23 (3): 1700104– 1700104. https://doi.org/10.1109/TASC.2012.2229334.
  • ———. 2013b. “16-Bit Wave-Pipelined Sparse-Tree RSFQ Adder.” IEEE Transactions on Applied Superconductivity 23 (3): 1700605–1700605. https://doi.org/10.1109/TASC.2012.2233846.
  • ———. 2013c. “16-Bit Wave-Pipelined Sparse-Tree RSFQ Adder.” IEEE Transactions on Applied Superconductivity 23 (3): 1700605–1700605. https://doi.org/10.1109/TASC.2012.2233846.
  • Dorojevets, M., P. Bunyk, and D. Zinoviev. 2001. “FLUX Chip: Design of a 20-GHz 16-Bit Ultrapipelined RSFQ Processor Prototype Based on 1.75- Mu;m LTS Technology.” IEEE Transactions on Applied Superconductivity 11 (1): 326–32. https://doi.org/10.1109/77.919349.
  • Filippov, T., M. Dorojevets, A. Sahu, A. Kirichenko, C. Ayala, and O. Mukhanov. 2011. “8-Bit Asynchronous Wave-Pipelined RSFQ Arithmetic-Logic Unit.” IEEE Transactions on Applied Superconductivity 21 (3): 847–51. https://doi.org/10.1109/TASC.2010.2103918.
  • Fujimaki, A., M. Tanaka, T. Yamada, Y. Yamanashi, H. Park, and N. Yoshikawa. 2008. “BitSerial Single Flux Quantum Microprocessor CORE.” IEICE Transactions on Electronics 91 (3): 342.
  • Furuta, F., Y. Suzuki, H. Hasegawa, E. Oya, A. Fujimaki, and H. Hayakawa. 1999. “High-Speed Operation of RSFQ Circuits up to 30 GHz.” Superconductor Science and Technology 12: 786.
  • Kirichenko, Alex F., Timur V. Filippov, and Deepnarayan Gupta. 2011. Superconducting circuit for high-speed lookup table. United States US20110167241A1, filed March 8, 2011, and issued July 7, 2011. https://patents.google.com/patent/US20110167241A1/en?oq=US2011167241.
  • Miyaho, Noriharu, Akiyoshi Yamazaki, Takashi Sakurai, and Kazunori Miyahara. 2006. “Next Generation IP Router Architecture Using SFQ Technology.” In Asia-Pacific Conference on Communications, 2006. APCC ’06, 1–5. https://doi.org/10.1109/APCC.2006.255796.
  • Sawada, K., T. Watanabe, H. Shimada, and Y. Mizugaki. 2015. “Design and Operation of ROM-Dedicated Single-Flux-Quantum Cell Comprising Splitters and Confluence Buffers.” In 2015 15th International Superconductive Electronics Conference (ISEC), 1–3. https://doi.org/10.1109/ISEC.2015.7383443.
  • Yuh, Perng-Fei, and Eric Hanson. 1993. Buffered nondestructive-readout Josephson memory cell with three gates. United States US5229962A, filed June 13, 1991, and issued July 20, 1993. https://patents.google.com/patent/US5229962A/en?oq=US5229962+.
APA BOZBEY A (2020). Superiletken Salt Okunur Bellek Hücresi Geliştirilmesi. , 1 - 30.
Chicago BOZBEY Ali Superiletken Salt Okunur Bellek Hücresi Geliştirilmesi. (2020): 1 - 30.
MLA BOZBEY Ali Superiletken Salt Okunur Bellek Hücresi Geliştirilmesi. , 2020, ss.1 - 30.
AMA BOZBEY A Superiletken Salt Okunur Bellek Hücresi Geliştirilmesi. . 2020; 1 - 30.
Vancouver BOZBEY A Superiletken Salt Okunur Bellek Hücresi Geliştirilmesi. . 2020; 1 - 30.
IEEE BOZBEY A "Superiletken Salt Okunur Bellek Hücresi Geliştirilmesi." , ss.1 - 30, 2020.
ISNAD BOZBEY, Ali. "Superiletken Salt Okunur Bellek Hücresi Geliştirilmesi". (2020), 1-30.
APA BOZBEY A (2020). Superiletken Salt Okunur Bellek Hücresi Geliştirilmesi. , 1 - 30.
Chicago BOZBEY Ali Superiletken Salt Okunur Bellek Hücresi Geliştirilmesi. (2020): 1 - 30.
MLA BOZBEY Ali Superiletken Salt Okunur Bellek Hücresi Geliştirilmesi. , 2020, ss.1 - 30.
AMA BOZBEY A Superiletken Salt Okunur Bellek Hücresi Geliştirilmesi. . 2020; 1 - 30.
Vancouver BOZBEY A Superiletken Salt Okunur Bellek Hücresi Geliştirilmesi. . 2020; 1 - 30.
IEEE BOZBEY A "Superiletken Salt Okunur Bellek Hücresi Geliştirilmesi." , ss.1 - 30, 2020.
ISNAD BOZBEY, Ali. "Superiletken Salt Okunur Bellek Hücresi Geliştirilmesi". (2020), 1-30.